奎芯科技Chiplet互聯方案廣受矚目,IIC深圳分享前沿技術

發佈日期:

2023-11-03

流覽次數:

深圳,2023年11月3日--奎芯科技作為一家領先的積體電路IP和Chiplet產品供應商,在深圳大中華交易廣場舉行的IIC Shenzhen 2023上大放異彩。 同期EDA/IP與IC設計論壇,奎芯科技資深產品經理王尚元進行主題演講《奎芯科技IP LPDDR/UCIe實現邊緣運算Chiplet互聯》,分享了奎芯科技在IP和Chiplet領域的最新進展和創新成果。



奎芯科技IP LPDDR/UCIe實現邊緣算Chiplet互聯


奎芯科技Chiplet互联方案广受瞩目,IIC深圳分享前沿技术


王尚元在演講中揭示了AI模型的快速發展,指出模型規模每年以10倍的速度增長。 他強調,令人震驚的1750億參數的GPT3已經成為過去,萬億參數的時代已經來臨,導致AI系統算力需求急劇增加,幾乎每季度翻倍。 隨著AI在各行各業得到廣泛應用,邊緣AI晶片市場也呈現出大幅增長的趨勢。


然而,在邊緣運算中,互聯和記憶體成為了算力擴展的關鍵問題。 為解决這些問題,奎芯科技推出了Chiplet互聯方案。 該方案有助於降低生產成本,新增靈活性,並通過解耦記憶體介面更好地滿足不同應用場景的需求。


奎芯科技Chiplet互联方案广受瞩目,IIC深圳分享前沿技术


奎芯科技自研的LPDDR5X IP於2023年5月已經成功流片,它由獨立雙通道組成,每個通道16bit,速率高達8533Mhz,單通道頻寬高達17GByte,支持6nm、12nm等工藝。 通過採用Chiplet互聯方案和LPDDR5X科技,客戶可以更好地應對邊緣運算的挑戰,提高生產效率並降低成本。 我們相信,奎芯科技的解決方案將為邊緣運算領域帶來巨大的推動力和發展機會。


此外,奎芯科技自研的IP UCIe是一種領先的小晶片技術,具有高速率、高頻寬和低延遲的特性,已於2023年10月在12nm成功流片基於標準封裝的16Gbps IP,計畫於2024年在6nm流片基於標準封裝的32Gbps IP。 UCIe標準是一種開放式、可擴展的介面規範,旨在促進不同晶片之間的互操作性,奎芯科技作為最早一批加入UCIe標準的企業之一,積極推動了全球小晶片科技的發展。 通過加入UCIe標準,奎芯科技得以與全球的晶片廠商合作,共同推動晶片產業的進步。 奎芯科技所擁有的强大供應鏈資源,高效的系統綜合能力及Chiplet一站式服務平臺,可以服務各類終端用戶,為行業上下游構建開放生態。


此次演講吸引了眾多與會者的目光,他們積極參與討論並就相關話題與奎芯科技代表進行了深入交流。 奎芯科技表示,公司將繼續投入研發資源,提升自身科技實力,為客戶提供更優質的產品和服務。 未來,奎芯科技也將持續參與行業內交流活動,分享經驗和見解,為推動積體電路技術創新和產業發展做出貢獻。


IIC Shenzhen 2023


奎芯科技Chiplet互联方案广受瞩目,IIC深圳分享前沿技术


國際集成電路展覽會暨研討會(International IC & Component Exhibition and Conference,簡稱:IIC)是一個集前瞻創新技術、行業資訊交流和產業機遇於一體的電子產業高效權威的交流平臺。 AspenCore以全球視角和服務產業的熱忱,助力企業與全球領先科技廠商深入交流,快速掌握產業發展趨勢,持續推動集成電路技術創新及產業協同發展。 IIC Shenzhen 2023現場彙聚了年度創新產品展示、技術交流、高端論壇,展會海內外專業觀眾紛至遝來,現場人潮湧動。